电子文章 | 电子资料下载 | 家电维修 | 维修资料下载 | 加入收藏 | 全站地图
您现在所在位置:电子爱好者电子文章FPGA用CPLD实现DSP与PLX9054之间的连接

用CPLD实现DSP与PLX9054之间的连接

11-20 16:14:15 | http://www.5idzw.com | FPGA | 人气:429
标签:fpga是什么,fpga教程,fpga培训,http://www.5idzw.com 用CPLD实现DSP与PLX9054之间的连接,http://www.5idzw.com
图4

由HCS、HDS1和HDS2共同作用产生的HPI口内部信号HSTROBE的上升沿和下降沿,直接控制着送入HPI端口的数据信号和控制信号,而且HSTROBE变化速率决定了数据传输的速率,由此可见,该信号是一个非常关键的信号。这里HCS信号作为字节传输标志信号,它在一次数据传输的过程中始终保持有效。而在数据传输结束之后,将HCS拉高即可控制HRDY信号,以使其恢复到初始状态,从而为下一次的读写操作做好准备。设计时,可用HDS1或HDS2中的一个固定接至高电平,另一个用来控制HSTROBE以产生上升沿和下降沿。笔者在设计时将HDS1固定接高电平,并由ADS和HRDY信号产生逻辑来控制HDS2信号。当HRDY处于无效状态(即HPI端口未准备就绪)时,HDS2信号不变,不采样任何信号;而当HRDY有效时,HDS2信号同ADS信号保持一致,并在ADS的下降沿采样控制信号,在上升沿采样数据信号。另外,在一次传输开始之前和结束之后,HDS2都要保持为高电平。

对于其它一些控制信号(如高低字节标志信号HHWIL),由于它们是随着HSTROBE上升沿的出现不断产生0和1的交替变化,所以,可用HDS2作为时钟输入的两分频电路来产生HHWIL;而local bus申请应答信号LHOLDA,则可由LHOLD信号经一个LCLK的延迟后输出产生;HCNTL[0:1]接两根地址线,以便由上层驱动程序来控制对HPI口内部不同寄存器的访问,并由LW/ R接反相器来产生R/ W信号。其原理图如图4所示。

3 结束语

本文提供的这种设计方法经过实际运行检验,可以保证PLX9054和DSP之间的可靠连接,且逻辑关系简单。由于数据线可以完全独立于CPLD之外直接连接,可有效节约成本,因而具有较高的实用价值和经济价值。

 

上一页  [1] [2] 

,用CPLD实现DSP与PLX9054之间的连接
关于《用CPLD实现DSP与PLX9054之间的连接》的更多文章