电子文章 | 电子资料下载 | 家电维修 | 维修资料下载 | 加入收藏 | 全站地图
您现在所在位置:电子爱好者电子文章FPGA对PLD进行边界扫描(JTAG)故障诊断

对PLD进行边界扫描(JTAG)故障诊断

11-20 16:13:12 | http://www.5idzw.com | FPGA | 人气:488
标签:fpga是什么,fpga教程,fpga培训,http://www.5idzw.com 对PLD进行边界扫描(JTAG)故障诊断,http://www.5idzw.com

●如果异常行向量是全1,判断异常行对应引脚呆滞于1。

●如果异常行向量为全0,则可添加测试图形令所有测试向量为全1,同时发送、采集添加的测试向量,此时若异常行测试结果为全0,则异常行对应引脚呆滞于0。否则必有其它脚与该异常行对应引脚互连。

●如果两个异常行测试向量相同且为全0,则可添加测试图形以令所有测试向量为全1,同时发送、采集添加的测试向量,如果异常行为全0,则异常行对应引脚呆滞于0;如果测试结果是两行都为全1,则添加测试图形令两个异常行测试向量分别为全1和全0,其余向量为全1,再一次发送、采集添加的测试向量,如果采样结果是两个异常行为全0,则两异常行对应引脚互连;否则两异常行对应引脚无关,必有其它引脚与异常行对应引脚互连。

●如果两个异常行测试向量相同,且既非全0又非全1,则两异常行对应引脚互连。

6 结束语

利用芯片边界扫描结构,采用本文介绍的算法,不需要附加其它芯片,就能完成EPM9320LC84所有I/0引脚的印刷电路板故障诊断它所覆盖的故障包括引脚呆滞,引脚互连等。而且这种算法对多引脚互连故障也能准确诊断。其测试方法简单易行,测试时间不超过1秒,而且诊断十分准确。

上一页  [1] [2] 

,对PLD进行边界扫描(JTAG)故障诊断
关于《对PLD进行边界扫描(JTAG)故障诊断》的更多文章