电子文章 | 电子资料下载 | 家电维修 | 维修资料下载 | 加入收藏 | 全站地图
您现在所在位置:电子爱好者电子文章布线技巧与EMC电磁兼容性和PCB设计约束

电磁兼容性和PCB设计约束

08-09 23:14:56 | http://www.5idzw.com | 布线技巧与EMC | 人气:760
标签:布线,emc是什么意思,http://www.5idzw.com 电磁兼容性和PCB设计约束,http://www.5idzw.com
   如果所用的时钟速率超过30MHz,就必须要采用多层电路板,在这种情况下,环氧树脂的厚度

与层数有关,在60至300μm之间。只有当PCB上的高速时钟信号的数量有限时,通过采用层到层

的线路进行仔细布线,也可在双层板上得到可以接受的结果。
   注意:在这种情况下,如采用普通DIL封装,则会超过环路面积的限制,一定要有另外的屏蔽

措施和适当的滤波。
   所有连接到其它面板及部件的连接头必须尽可能相互靠近放置,这样在电缆中传导的共模电流

就不会流入PCB电路中的线路,另外,PCB上参考点间的电压降也无法激励(天线)电缆。
  为避免这种共模影响,必须使靠近接头的参考地和PCB上电路的接地层、接地网格或电路参考地

隔开,如果可能,这些接地片应接到产品的金属外壳上。从这个接地片上,只有高阻器件如电感

、电阻、簧片继电器和光耦合器可接在两个地之间。所有的接头要尽可能靠近放置,以防止外部

电流流过PCB上的线路或参考地。

(五)、电缆及接头的正确选择
   电缆的选择由流过电缆的信号幅度和频率成分决定。对于位于产品外部的电缆来说,如果传送

10kHz以上时钟速率的数据信号,则一定要用到屏蔽(产品要求),屏蔽部分应在电缆的两端连接

到地(金属外壳产品),这样能确保对电场和磁场都进行屏蔽。
   如果用的是分开接地,则应连到"接头地"而不是"电路地"。
   如果时钟速率在10kHz到1MHz之间,并且逻辑电路的上升时间尽可能保持低,将可以得到80%

以上的光覆盖或小于10Nh/m的转移阻抗。如果时钟速率超过1MHz时,就需要更好的屏蔽电缆。
   通常,除同轴电缆外,电缆的屏蔽不应用作为信号回路。
   通过在信号输入/输出和地/参考点之间串入无源滤波器以减少射频成分,可以不必采用高质量

屏蔽和相应接头。好的屏蔽电缆应配备合适的连接头。

上一页  [1] [2] 

,电磁兼容性和PCB设计约束
关于《电磁兼容性和PCB设计约束》的更多文章